Curriculum Vitae

João Maria Duarte Andrade

Data da última atualização »Last update : 18/09/2015


João Maria Duarte Andrade. Concluiu Mestrado Integrado em Engenharia Electrotécnica e de Computadores pela Universidade de Coimbra em 2010. É da Universidade de Coimbra. Publicou 5 artigos em revistas especializadas e 17 trabalhos em actas de eventos. Recebeu 2 prémios e/ou homenagens. Actua nas áreas de Engenharia e Tecnologia com ênfase em Engenharia Electrotécnica, Electrónica e Informática e Ciências Exactas com ênfase em Ciências da Computação e da Informação. Nas suas actividades profissionais interagiu com 32 colaboradores em co-autorias de trabalhos científicos. No seu curriculum DeGóis os termos mais frequentes na contextualização da produção científica, tecnológica e artístico-cultural são: HPC, LDPC Codes e Parallel Computing.


Endereço de acesso a este CV:

http://www.degois.pt/visualizador/curriculum.jsp?key=8079477019034474


Dados pessoais (Personal data)
Nome completo
Full name
João Maria Duarte Andrade
Nome em citações bibliográficas
Quoting name
Andrade, João Maria Duarte
Domínio científico de atuação
Scientific domain
Engenharia e Tecnologia-Engenharia Electrotécnica, Electrónica e Informática.
Ciências Exactas-Ciências da Computação e da Informação.
Endereço profissional
Professional address
Universidade de Coimbra
Faculdade de Ciências e Tecnologia
Departamento de Engenharia Electrotécnica e de Computadores
Dept. Eng. Electrontécnica e de Computadores, Pólo II, Universidade de Coimbra
Coimbra
3030-290 Coimbra
Portugal
Telefone: (+351)239796371Extensão: 1227
Correio electrónico: jandrade@co.it.pt
Sexo
Gender
Masculino»Male




Graus Académicos (Academic Degrees)
2005-2010 Mestrado
Master degree
Mestrado Integrado em Engenharia Electrotécnica e de Computadores (5 anos » years) .
Universidade de Coimbra, Portugal.





Vínculos profissionais (Professional Positions)
Universidade de Coimbra
Set/2011-Actual Outra Situação

Xilinx Research Labs
Abr/2014-Ago/2014 Estagiário Investigador

Ecole Polytechnique Federale de Lausanne
Nov/2013-Mar/2014 Outra Situação





Atividades de Ensino (Teaching activities)


Universidade de Coimbra
Mar/2012-Jul/2012
Disciplinas lecionadas»Taught units:

  • Estruturas de Dados e Algoritmos(Monitor)


Set/2011-Fev/2012
Curso»Academic program: Mestrado Integrado em Engenharia Electrotécnica e de Computadores

Disciplinas lecionadas»Taught units:

  • Laboratório de Sistemas Digitais(Monitor)






Línguas (Languages)
Compreende
Understandig
Português (Bem), Francês (Bem), Inglês (Bem).
Fala
Speaking
Português (Bem), Francês (Bem), Inglês (Bem).

Reading
Português (Bem), Francês (Bem), Inglês (Bem).
Escreve
Writing
Português (Bem), Francês (Bem), Inglês (Bem).




Prémios e títulos (Awards Prizes, and Honours)
2006 Prémio 3% Melhores Alunos, Universidade de Coimbra.
2013 ALTERA Europe-wide University Contest: Most commercially relevant use of an FPGA, CNFM e Altera.




Produção científica, técnica e artística/cultural (Scientific, technical and artistical/cultural production)
Capítulos de livros publicados
Published book chapters
1. Andrade, João M. D; Falcao, G.; Silva, V.; Sousa, L.. 2014. Accelerating Conventional Processing Using GPU Clusters: LDPC Decoders.  In Encyclopedia of Computer Science and Technology, ed. Phillip A. Laplante, 1 - 24. . Pennsylvania State University: Taylor & Francis.

Artigos em revistas sem arbitragem científica
Papers in periodics without scientific refereeing
1. Owaida, Muhsen; Ienne, Paolo; Falcao, Gabriel; Andrade, Joao; Antonopoulos, Christos; Bellas, Nikolaos; Purnaprajna, Madhura; Novo, David; Karakonstantis, Georgios; Burg, Andreas. 2015. "Enhancing Design Space Exploration by Extending CPU/GPU Specifications onto FPGAs", ACM Transactions on Embedded Computing Systems 14, 2: 1 - 23.
2. Falcao, G.; Silva, V.; Andrade, J.. 2014. "Flexible design of wide-pipeline-based WiMAX QC-LDPC decoder architectures on FPGAs using high-level synthesis", Electronics Letters 50, 11: 839 - 840.
3. Andrade, Joao; Falcao, Gabriel; Silva, Vitor. 2014. "Optimized Fast Walsh–Hadamard Transform on GPUs for non-binary LDPC decoding", Parallel Computing 40, 9: 449 - 453.
4. Falcao, G.; Silva, V.; Sousa, L.; Andrade, J.. 2012. "Portable LDPC Decoding on Multicores Using OpenCL [Applications Corner]", IEEE Signal Processing Magazine 29, 4: 81 - 109.
5. Falcao, G.; Andrade, J.; Silva, V.; Sousa, L.. 2011. "GPU-based DVB-S2 LDPC decoder with high throughput and fast error floor detection", Electronics Letters 47, 9: 542 - 542.

Trabalhos completos/resumidos em eventos sem arbitragem científica
Papers in conference proceedings without scientific refereeing
1. Andrade, João M. D; George, Nithin; Karras, Kimon; Novo, David; Silva, V.; Ienne, Paolo; Falcao, G.. 2015. "From Low-architectural Expertise Up to High-throughput Non-binary LDPC Decoders: Optimization Guidelines using High-level Synthesis", Trabalho apresentado em International Conf. on Field Programmable Logic and Applications - FPL, In Proceedings of the 25th International Conf. on Field Programmable Logic and Applications - FPL, Londres.
2. Andrade, João M. D; George, Nithin; Karras, Kimon; Novo, David; Silva, V.; Falcao, G.. 2015. "Fast Design Space Exploration using Vivado HLS: Non-Binary LDPC Decoders", Trabalho apresentado em IEEE International Symp. on Field-Programmable Custom Computing Machines - FCCM, In Proceedings of the 24th Proc IEEE International Symp. on Field-Programmable Custom Computing Machines - FCCM, Vancouver.
3. Andrade, João M. D; Falcao, G.; Silva, V.. 2015. "Accelerating and Decelerating Min-Sum-based Gear-Shift LDPC Decoders", Trabalho apresentado em IEEE International Conf. on Acoustics, Speech, and Signal Processing - ICASSP, In Proceedings of the 40th IEEE International Conf. on Acoustics, Speech, and Signal Processing - ICASSP, Brisbane.
4. Ralha, Ricardo; Falcao, G.; Andrade, João M. D; Antunes, Michel; Barreto, J. P; Nunes, Urbano. 2015. "Distributed Dense Stereo Matching for 3D Reconstruction Using Parallel-based Processing Advantages", Trabalho apresentado em IEEE International Conf. on Acoustics, Speech, and Signal Processing - ICASSP, In Proceedings of the 40th IEEE International Conf. on Acoustics, Speech, and Signal Processing - ICASSP, Brisbane.
5. Santos, António A; Andrade, João M. D. 2014. "Stochastic Volatility Estimation with GPU Computing", Trabalho apresentado em Stochastic Volatility Estimation with GPU Computing, In Estudos do GEMF Nº10, Allensbach.
6. Andrade, Joao; Vosoughi, Aida; Wang, Guohui; Karakonstantis, Georgios; Burg, Andreas; Falcao, Gabriel; Silva, Vitor; Cavallaro, Joseph R. 2014. "On the performance of LDPC and turbo decoder architectures with unreliable memories", Trabalho apresentado em 2014 48th Asilomar Conference on Signals, Systems and Computers, In 2014 48th Asilomar Conference on Signals, Systems and Computers, Pacific Grove, CA, USA.
7. Andrade, Joao; Pratas, Frederico; Falcao, Gabriel; Silva, Vitor; Sousa, Leonel. 2014. "Combining flexibility with low power: Dataflow and wide-pipeline LDPC decoding engines in the Gbit/s era", Trabalho apresentado em 2014 IEEE 25th International Conference on Application-specific Systems, Architectures and Processors (ASAP), In 2014 IEEE 25th International Conference on Application-Specific Systems, Architectures and Processors, Zurich, Switzerland.
8. Andrade, Joao; Falcao, Gabriel; Silva, Vitor; Kasai, Kenta. 2014. "Flexible non-binary LDPC decoding on FPGAs", Trabalho apresentado em ICASSP 2014 - 2014 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP), In 2014 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP), Florence, Italy.
9. Andrade, Joao; Silva, Vitor; Falcao, Gabriel. 2013. "From OpenCL to gates: The FFT", Trabalho apresentado em 2013 IEEE Global Conference on Signal and Information Processing (GlobalSIP), In 2013 IEEE Global Conference on Signal and Information Processing, Austin, TX, USA.
10. Pratas, Frederico; Andrade, Joao; Falcao, Gabriel; Silva, Vitor; Sousa, Leonel. 2013. "Open the Gates: Using High-level Synthesis towards programmable LDPC decoders on FPGAs", Trabalho apresentado em 2013 IEEE Global Conference on Signal and Information Processing (GlobalSIP), In 2013 IEEE Global Conference on Signal and Information Processing, Austin, TX, USA.
11. Falcao, G.; Andrade, João M. D; Silva, V.; Yamagiwa, Shinichi; Sousa, Leonel. 2013. "Stressing the BER simulation of LDPC codes in the error floor region using GPU clusters", Trabalho apresentado em International Symposium on Wireless Communication Systems - ISWCS, In Wireless Communication Systems (ISWCS 2013), Proceedings of the Tenth International Symposium on , Ilmenau.
12. Andrade, Joao; Falcao, Gabriel; Silva, Vitor; Barreto, Joao P; Goncalves, Nuno; Savin, Valentin. 2013. "Near-LSPA performance at MSA complexity", Trabalho apresentado em ICC 2013 - 2013 IEEE International Conference on Communications, In 2013 IEEE International Conference on Communications (ICC), Budapest, Hungary.
13. Andrade, J.; Falcao, G.; Silva, V.; Kasai, Kenta. 2013. "FFT-SPA non-binary LDPC decoding on GPU", Trabalho apresentado em ICASSP 2013 - 2013 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP), In 2013 IEEE International Conference on Acoustics, Speech and Signal Processing, Vancouver, BC, Canada.
14. Andrade, João M. D; Falcao, Gabriel; Silva, V.. 2013. "Structuring Irregular Binary LDPC Decoding on Graphics Processors", Trabalho apresentado em Conference on Telecommunications - ConfTele, In Proc Conf. on Telecommunications - ConfTele, Castelo Branco.
15. Andrade, João M. D; Falcao, G.; Silva, V.; Owaida, Muhsen; Antonopoulos, Christos; Bellas, Nikolaos; Ienne, Paolo. 2013. "Towards High-Throughput with Low-Effort Programming: From General-Purpose Manycores to Dedicated Circuits", Trabalho apresentado em Designing for Embedded Parallel Computing Platforms Workshop, In Designing for Embedded Parallel Computing Platforms Workshop, Grenoble.
16. Andrade, João M. D; Falcao, G.; Silva, V.. 2011. "Memory-Hierarchy-Aware Decoding of Structured LDPC Codes on GPUs", Trabalho apresentado em Advanced Computer Architecture and Compilation for High-Performance and Embedded Systems - ACACES, In Advanced Computer Architecture and Compilation for High-Performance and Embedded Systems - ACACES, Fiuggi.
17. Falcao, Gabriel; Andrade, Joao; Silva, Vitor; Sousa, Leonel. 2011. "Real-time DVB-S2 LDPC decoding on many-core GPU accelerators", Trabalho apresentado em ICASSP 2011 - 2011 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP), In 2011 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP), Prague, Czech Republic.








Indicadores de produção (Production indicators)

Total
Produção científica
Scientific production
23

Livros e capítulos
Books and book chapters
1
Capítulos de livros publicados
Published book chapters
1
Artigos científicos em revistas
Papers in periodics
5
Sem arbitragem científica
Without scientific refereeing
5
Trabalhos em eventos
Papers in conference proceedings
17
Sem arbitragem científica
Without scientific refereeing
17


Visualizações do curriculum [ 789 ]
 
Página gerada pela Plataforma de Curricula DeGóis promovida pela FCT e pelo Gávea/DSI/UM em 27-10-2019 às 22:54:12
Plataforma de Curricula DeGóis: http://www.degois.pt | Icons by Axialis Team
Co-Autores Relacionados no DeGóis (2)
 Co-authors listed in Degóis