Curriculum Vitae

Thaísa Leal da Silva

Data da última atualização »Last update : 25/02/2015


Possui graduação em Ciência da Computação pela Universidade Federal de Pelotas (2006) e mestrado em Microeletrônica pela Universidade Federal do Rio Grande do Sul (2009). De setembro de 2009 a março de 2010 trabalhou como pesquisadora do Instituto de Telecomunicações (IT) da Universidade de Coimbra, em um projeto focado no desenvolvimento de arquiteturas de hardware e circuitos integrados dedicados para compressão de vídeo. Atualmente, é doutoranda no programa de Doutoramento em Engenharia Electrotécnica e de Computadores da Universidade de Coimbra (UC) e pesquisadora assistente no Instituto de Telecomunicações (IT - Coimbra). Sua pesquisa está focada nos seguintes temas: algoritmos para compressão de vídeo, padrões H.264 e HEVC, codificação de vídeos em 3D utilizando o padrão emergente 3D-HEVC, projeto de sistemas digitais e microeletrônica. É Student Member da IEEE Consumer Eletronics Society, da Sociedade Brasileira de Computação (SBC) e Sociedade Brasileira de Microeletrônica (SBMicro).


Endereço de acesso a este CV:

http://www.degois.pt/visualizador/curriculum.jsp?key=6293064115467554


Dados pessoais (Personal data)
Nome completo
Full name
Thaísa Leal da Silva
Nome em citações bibliográficas
Quoting name
Silva, Thaísa Leal da
Categoria profissional
Position
Assistente de Investigação
Domínio científico de atuação
Scientific domain
Engenharia e Tecnologia-Engenharia Electrotécnica, Electrónica e Informática.
Ciências Exactas-Ciências da Computação e da Informação.
Endereço profissional
Professional address
Universidade de Coimbra
Faculdade de Ciências e Tecnologia
Pólo II - Pinhal de Marrocos
Coimbra
3030-290 Coimbra
Portugal
Telefone: (+351)239796200
Correio electrónico: thaisa.silva@co.it.pt
Sexo
Gender
Feminino»Female




Graus Académicos (Academic Degrees)
2007-2009 Mestrado
Master degree
Mestrado em Microeletrônica (2 anos » years) .
Universidade Federal do Rio Grande do Sul, Brasil.

2002-2006 Bacharelato
Bachelor degree
Bacharel em Ciência da Computação (4 anos » years) .
Universidade Federal de Pelotas, Brasil.





Vínculos profissionais (Professional Positions)
Universidade de Coimbra
Mar/2011-Actual Assistente de Investigação

Universidade de Coimbra
Set/2009-Abr/2010 Investigador Principal

Universidade Federal do Rio Grande do Sul
Ago/2006-Ago/2009 Outra Situação

Terra Networks do Brasil S/A
Jan/2007-Mar/2007 Técnico Superior Principal

Universidade Federal de Pelotas
Jan/2003-Dez/2006 Investigador Auxiliar





Projetos de Investigação (Research projects)
Participação como Investigador
Participation as Researcher
2009-2010
Desenvolvimento de arquiteturas para implementação de codec de vídeo H.264/SVC em FPGA
Referência do projeto»Project reference: PROJ-1.

2003-2008
Sistemas Eletrônicos Embarcados baseados em Plataforma (SEEP)
Referência do projeto»Project reference: PROJ-4.
Financiador(es)»Funding: Conselho Nacional de Desenvolvimento Científico e Tecnológico.

2003-2006
SoCMicro - Sistemas em Chip: Metodologia de Projeto de Circuitos e Micro-Sistemas Integrados em Tecnologia CMOS
Referência do projeto»Project reference: PROJ-3.
Parceiro(s)»Partners: Universidade Federal do Rio Grande do Sul; Universidade Católica de Pelotas.
Financiador(es)»Funding: Conselho Nacional de Desenvolvimento Científico e Tecnológico.


Participação como Doutorando
Participation as Phd student
2011-
Investigação e Desenvolvimento de Arquiteturas e de Algoritmos para a Compressão de Vídeos Digitais de Acordo com o Padrão Emergente HEVC (High Efficiency Video Coding)
Referência do projeto»Project reference: PROJ-6.
Parceiro(s)»Partners: Instituto Politécnico de Lisboa; Universidade Federal de Pelotas; Universidade Federal do Rio Grande do Sul.
Financiador(es)»Funding: Conselho Nacional de Desenvolvimento Científico e Tecnológico; Coordenação de Aperfeiçoamento de Pessoal de Nível Superior.


Participação como Mestrando
Participation as Master degree student
2008-2009
Desenvolvimento e Prototipação de Arquiteturas para Compressão de Vídeo para TV Digital
Referência do projeto»Project reference: PROJ-2.
Parceiro(s)»Partners: Universidade Federal de Pelotas; Universidade do Rio Grande.
Financiador(es)»Funding: Conselho Nacional de Desenvolvimento Científico e Tecnológico; Coordenação de Aperfeiçoamento de Pessoal de Nível Superior.






Línguas (Languages)
Compreende
Understandig
Inglês (Bem), Espanhol (Razoavelmente), Português (Bem).
Fala
Speaking
Inglês (Bem), Espanhol (Razoavelmente), Português (Bem).

Reading
Inglês (Bem), Espanhol (Bem), Português (Bem).
Escreve
Writing
Inglês (Bem), Espanhol (Razoavelmente), Português (Bem).




Prémios e títulos (Awards Prizes, and Honours)
2007 Best Paper in Multimedia Hardware and Image Sensor Technologies, Pacific-Rim Symposium on Image and Vídeo Technology (PSIVT).
2006 Altera Best Paper Award, 6th Southern Conference on Programmable Logic (SPL).
2003 Prêmio Jovem Pesquisador apresentado no XII Congresso de Iniciação Científica, Universidade Federal de Pelotas.




Produção científica, técnica e artística/cultural (Scientific, technical and artistical/cultural production)
Artigos em revistas sem arbitragem científica
Papers in periodics without scientific refereeing
1. da Silva, T. L; Agostini, Luciano V; da Silva C. L. A. 2014. "Inter-view prediction of intra mode decision for High Efficiency Video Coding-based Multiview Video Coding", Journal of Electronic Imaging 23, 3: 033008 - 033008.
2. da Silva, T. L; Agostini, Luciano V; da Silva C. L. A. 2014. "HEVC intra prediction acceleration based on texture direction and prediction unit modes reuse", APSIPA Transactions on Signal and Information Processing 3, e13: 1 - 13.
3. Agostini, Luciano V; Silva, Thaísa L.; Porto, Marcelo S; Porto, Roger E. C; Rosa, Leandro Z. P.; Bampi, Sergio; Güntzel, José L. A; Silva, Ivan S.. 2007. "Forward and Inverse 2-D DCT Architectures for H.264/AVC Video Compression Directed to HDTV", Latin American Applied Research, 37: 11 - 16.
4. Vortmann, João A; Silva, Thaísa L.; Rediess, Fabiane K; Güntzel, José L. A; Bampi, Sergio; Agostini, Luciano V. 2006. "Codificador de Entropia Segundo o Perfil Baseline do padrão H.264/AVC de Compressão de Vídeo", Hífen (PUCRS), 30: 49 - 56.
5. Porto, Marcelo S; Silva, Thaísa L.; Rosa, Leandro Z. P.; Porto, Roger E. C; Silva, Ivan S.; Bampi, Sergio; Güntzel, José L. A; Agostini, Luciano V. 2005. "Arquiteturas de Cálculo da FDCT 2-D e da IDCT 2-D para Codecs HDTV no Padrão H.264/AVC", Hífen (PUCRS), 29: 129 - 138.
6. Silva, Thaísa L.; Porto, Marcelo S; Porto, Roger E. C; Rosa, Leandro Z. P.; Silva, Ivan S.; Bampi, Sergio; Güntzel, José L. A; Agostini, Luciano V. 2005. "Comparison between OCP, PVCI and BVCI Hardware Reuse Interfaces Designed in VHDL and Mapped to FPGAs", Hífen (PUCRS), 29: 119 - 128.

Trabalhos completos/resumidos em eventos sem arbitragem científica
Papers in conference proceedings without scientific refereeing
1. Silva, Thaísa L.; Agostini, Luciano V; da Silva C. L. A. 2015. "Inter-view Prediction of Coding Tree Depth for HEVC-based Multiview Video Coding (artigo submetido)", Trabalho apresentado em IEEE International Conference on Multimedia and Expo (ICME 2015), In IEEE International Conference on Multimedia and Expo (ICME 2015), Torino.
2. Silva, Thaísa L.; Agostini, Luciano V; da Silva C. L. A. 2014. "Complexity Reduction of Depth Intra Coding for 3D Video Extension of HEVC ", Trabalho apresentado em IEEE Visual Communications and Image Processing (VCIP 2014) , In IEEE Visual Communications and Image Processing (VCIP 2014) , Valletta.
3. Silva, Thaísa L.; Agostini, Luciano V; da Silva C. L. A. 2013. "Speeding Up HEVC Intra Coding Based on Tree Depth Inter-levels Correlation Structure", Trabalho apresentado em 21th European Signal Processing Conference (EUSIPCO 2013), In 21th European Signal Processing Conference (EUSIPCO 2013), Marrakech.
4. da Silva, T. L; Agostini, Luciano V; da Silva C. L. A. 2013. "HEVC intra mode decision acceleration based on tree depth levels relationship", Trabalho apresentado em 2013 Picture Coding Symposium (PCS 2013), In 2013 Picture Coding Symposium (PCS 2013), San Jose, CA, USA.
5. Silva, Thaísa L.; Agostini, Luciano V; da Silva C. L. A. 2013. "HEVC Intra Mode Decision Based on Prediction Unit Texture and Quad-tree Interlevel Correlation", Trabalho apresentado em 9th Conference on Telecommunications (ConfTele 2013), In 9th Conference on Telecommunications (ConfTele 2013), Castelo Branco.
6. Silva, Thaísa L.; Agostini, Luciano V; da Silva C. L. A. 2013. "HEVC intra coding acceleration based on tree inter-level mode correlation", Trabalho apresentado em IEEE Signal Processing: Algorithms, Architectures, Arrangements, and Applications (SPA 2013), In IEEE Signal Processing: Algorithms, Architectures, Arrangements, and Applications (SPA 2013), Poznan.
7. Silva, Thaísa L.; Agostini, Luciano V; da Silva C. L. A. 2013. "Inter-view Prediction of Coding Tree Depth for HEVC-based Multiview Video Coding", Trabalho apresentado em IEEE International Conference on Electronics, Circuits, and Systems (ICECS 2013), In IEEE International Conference on Electronics, Circuits, and Systems (ICECS 2013), Abu Dhabi.
8. Silva, Thaísa L.; Agostini, Luciano V; da Silva C. L. A. 2012. "Fast HEVC Intra Prediction Mode Decision Based on Edge Direction Information", Trabalho apresentado em 20th European Signal Processing Conference (EUSIPCO 2012), In 20th European Signal Processing Conference (EUSIPCO 2012), Bucareste.
9. da Silva, T. L; Agostini, Luciano V; da Silva C. L. A. 2012. "Fast HEVC intra mode decision based on dominant edge evaluation and tree structure dependencies", Trabalho apresentado em 2012 19th IEEE International Conference on Electronics, Circuits and Systems - (ICECS 2012), In 2012 19th IEEE International Conference on Electronics, Circuits, and Systems (ICECS 2012), Seville, Seville, Spain.
10. Silva, Thaísa L.; Cruz, Luis A. S; Agostini, Luciano V. 2010. "A Novel Macroblock-Level Filtering Upsampling Architecture for H.264/AVC Scalable Extension", Trabalho apresentado em SBCCI 2010 - 23rd Symposium on Integrated Circuits and Systems Design, In SBCCI 2010 - 23rd Symposium on Integrated Circuits and Systems Design, São Paulo.
Artigo aceito para publicação. O evento ocorrerá em setembro/2010.
11. Silva, Thaísa L.; Cruz, Luis A. S; Agostini, Luciano V. 2010. "Interlayer Intra Prediction Architecture for Scalable Extension of H.264/AVC Standard", Trabalho apresentado em REC'2010 - VI Jornadas sobre Sistemas Reconfiguráveis, In REC'2010 - VI Jornadas sobre Sistemas Reconfiguráveis, Aveiro.
12. Ramos, Fabio L. L; Zatt, Bruno; Silva, Thaisa L; Susin, Altamiro; Bampi, Sergio. 2010. "A high throughput CAVLC hardware architecture with parallel coefficients processing for HDTV H.264/AVC enconding", Trabalho apresentado em 2010 17th IEEE International Conference on Electronics, Circuits and Systems - (ICECS 2010), In 2010 17th IEEE International Conference on Electronics, Circuits and Systems, Athens, Greece.
13. Corrêa, Guilherme R; Silva, Thaísa L.; Cruz, Luis A. S; Agostini, Luciano V. 2009. "A Novel Filtering Order for the H.264 Deblocking Filter and its Hardware Design Targeting the SVC Interlayer Prediction", Trabalho apresentado em SIM 2009 - XXIV South Symposium on Microelectronics, In SIM 2009 - XXIV South Symposium on Microelectronics, Pelotas.
14. Corrêa, Guilherme R; Silva, Thaísa L.; Cruz, Luis A. S; Agostini, Luciano V. 2009. "Design of an Interlayer Deblocking Filter Architecture for H.264/SVC Based on a Novel Sample-Level Filtering Order", Trabalho apresentado em SiPS 2009 - IEEE Workshop on Signal Processing Systems, In SiPS 2009 - IEEE Workshop on Signal Processing Systems, Tampere.
15. Silva, Thaísa L.; Rediess, Fabiane K; Corrêa, Guilherme R; Agostini, Luciano V; Susin, Altamiro A; Bampi, Sergio. 2009. "Design, Synthesis and Validation of an Upsampling Architecture for the H.264 Scalable Extension", Trabalho apresentado em SIM 2009 - XXIV South Symposium on Microelectronics, In SIM 2009 - XXIV South Symposium on Microelectronics, Pelotas.
16. Silva, Thaísa L.; Rediess, Fabiane K; Agostini, Luciano V; Susin, Altamiro A; Bampi, Sergio. 2009. "Efficient Hardware Design for the Upsampling in the H.264/SVC Scalable Video Coding Extension", Trabalho apresentado em VLSI-SoC 2009 - 17TH IFIP International Conference on Very Large Scale Integration, In VLSI-SoC 2009 - 17TH IFIP International Conference on Very Large Scale Integration, Florianópolis.
17. Silva, Thaísa L.; Pereira, Fábio; Agostini, Luciano V; Susin, Altamiro A; Bampi, Sergio. 2009. "High Performance and Low Cost CAVLD Architecture for H.264/AVC Decoder", Trabalho apresentado em SIM 2009 - XXIV South Symposium on Microelectronics, In SIM 2009 - XXIV South Symposium on Microelectronics, Pelotas.
18. Silva, Thaísa L.; Pereira, Fábio; Agostini, Luciano V; Susin, Altamiro A; Bampi, Sergio. 2009. "High Performance and Low Cost Architecture for H.264/AVC CAVLD Targeting HDTV", Trabalho apresentado em SBCCI 2009 - 22nd Annual Symposium on Integrated Circuits and Systems Design, In SBCCI 2009 - 22nd Annual Symposium on Integrated Circuits and Systems Design, Natal.
19. Silva, Thaísa L.; Zatt, Bruno; Agostini, Luciano V; Susin, Altamiro A; Bampi, Sergio. 2009. "High Throughput Scalable Motion Compensation Architecture for H.264/SVC Video Coding Standard", Trabalho apresentado em ICECS 2009 - 16th IEEE International Conference on Electronics, Circuits, and Systems, In ICECS 2009 - 16th IEEE International Conference on Electronics, Circuits, and Systems, Hammamet .
20. Silva, Thaísa L.; Vortmann, João A; Agostini, Luciano V; Susin, Altamiro A; Bampi, Sergio. 2009. "Low Cost and Memoryless CAVLD Architecture for H.264/AVC Decoder", Trabalho apresentado em ISVLSI 2009 - IEEE Computer Society Annual Symposium on VLSI, In ISVLSI 2009 - IEEE Computer Society Annual Symposium on VLSI, Tampa - Flórida.
21. Silva, Thaísa L.; Agostini, Luciano V; Susin, Altamiro A; Bampi, Sergio. 2009. "Scalable Motion Vector Predictor for H.264/SVC Video Coding Standard Targeting HDTV", Trabalho apresentado em SIM 2009 - XXIV South Symposium on Microelectronics, In SIM 2009 - XXIV South Symposium on Microelectronics, Pelotas.
22. Vortmann, João A; Silva, Thaísa L.; Agostini, Luciano V; Susin, Altamiro A; Bampi, Sergio. 2008. "Level Decoder Architecture for CAVLD of H.264 Video Compression Standard", Trabalho apresentado em SIM 2008 - XXIII South Symposium on Microelectronics, In SIM 2008 - XXIII South Symposium on Microelectronics, Bento Gonçalves.
23. Silva, Thaísa L.; Sawabe, Érico K; Agostini, Luciano V; Susin, Altamiro A; Bampi, Sergio. 2008. "Standard Cell Design Flow for H.264 Luma Motion Compensation Architecture", Trabalho apresentado em SIM 2008 - XXIII South Symposium on Microelectronics, In SIM 2008 - XXIII South Symposium on Microelectronics, Bento Gonçalves.
24. Silva, Thaísa L.; Vortmann, João A; Agostini, Luciano V; Susin, Altamiro A; Bampi, Sergio. 2008. "Arquitetura Dedicada à Decodificação dos Níveis do CAVLC Definido no Padrão H.264/AVC de Compressão de Vídeo", Trabalho apresentado em Iberchip2008 - XIV Taller Iberchip, In Iberchip2008 - XIV Taller Iberchip, Puebla.
25. Silva, Thaísa L.; Vortmann, João A; Agostini, Luciano V; Bampi, Sergio; Susin, Altamiro A. 2007. "FPGA Based Design of CAVLC and Exp-Golomb Coders for H.264/AVC Baseline Entropy Coding", Trabalho apresentado em SPL2007 - III IEEE Southern Conference on Programmable Logic, In SPL2007 - III IEEE Southern Conference on Programmable Logic, Mar del Plata.
26. Silva, Thaísa L.; Vortmann, João A; Diniz, Cláudio M; Agostini, Luciano V; Susin, Altamiro A; Bampi, Sergio. 2007. "A Pipelined 8x8 2-D Forward DCT Hardware Architecture for H.264/AVC High Profile Encoder ", Trabalho apresentado em IEEE Pacific Rim Symposium on Image Video and Technology 2007, In Advances in Image and Video Technology, Santiago.
27. Silva, Thaísa L.; Vortmann, João A; Agostini, Luciano V; Bampi, Sergio. 2007. "CAVLC Coder Design For H.264/AVC Baseline Entropy Coding", Trabalho apresentado em SIM 2007 - XXII South Symposium on Microelectronics, In SIM 2007 - XXII South Symposium on Microelectronics, Porto Alegre.
28. Silva, Thaísa L.; Vortmann, João A; Güntzel, José L. A; Silva, Ivan S.; Bampi, Sergio; Agostini, Luciano V. 2006. "Arquitetura de Hardware Dedicada para a Decodificação Exp-Golomb do Padrão H.264 de Compressão de Vídeo", Trabalho apresentado em XII Workshop IBERCHIP, In XII Workshop IBERCHIP, San José.
29. Vortmann, João A; Silva, Thaísa L.; Güntzel, José L. A; Agostini, Luciano V; Silva, Ivan S.; Bampi, Sergio. 2006. "Dedicated Hardware Architectures for H.264/AVC Exp-Golomb Coding and Decoding", Trabalho apresentado em XXI South Symposium on Microeletronics, In XXI South Symposium on Microeletronics, Porto Alegre.
30. Silva, André M. C.; Porto, Roger E. C; Porto, Marcelo S; Silva, Thaísa L.; Güntzel, José L. A; Bampi, Sergio; Silva, Ivan S.; Agostini, Luciano V. 2006. "Design Space Exploration on the H.264 4x4 Hadamard Transform", Trabalho apresentado em XXI South Symposium on Microeletronics, In XXI South Symposium on Microeletronics, Porto Alegre.
31. Silva, Thaísa L.; Vortmann, João A; Güntzel, José L. A; Bampi, Sergio; Agostini, Luciano V. 2006. "Entropy Encoder Architectures for H.264/AVC Baseline Profile ", Trabalho apresentado em VI Student Forum on Microelectronics, In VI Student Forum on Microelectronics, Ouro Preto.
32. Silva, André M. C.; Silva, Thaísa L.; Porto, Marcelo S; Porto, Roger E. C; Güntzel, José L. A; Silva, Ivan S.; Bampi, Sergio; Agostini, Luciano V. 2006. "Exploração no Espaço de Projeto da Hadamard 4x4 Direta do Padrão de Compressão de Vídeo H.264/AVC", Trabalho apresentado em XII Workshop IBERCHIP, In XII Workshop IBERCHIP, San José.
33. Porto, Roger E. C; Porto, Marcelo S; Silva, Thaísa L.; Rosa, Leandro Z. P.; Güntzel, José L. A; Bampi, Sergio; Silva, Ivan S.; Agostini, Luciano V. 2006. "Forward and Inverse 2-D DCT Architectures for H.264/AVC Video Compression Directed to HDTV", Trabalho apresentado em SPL2006 - II Southern Conference on Programmable Logic, In FPGA Based Systems, Mar del Plata.
34. Rosa, Leandro Z. P.; Silva, Thaísa L.; Porto, Roger E. C; Güntzel, José L. A; Silva, Ivan S.; Bampi, Sergio; Agostini, Luciano V. 2006. "H.264/AVC Forward Transforms Block Architecture for HDTV", Trabalho apresentado em XXI South Symposium on Microeletronics, In XXI South Symposium on Microeletronics, Porto Alegre.
35. Rosa, Leandro Z. P.; Silva, Thaísa L.; Güntzel, José L. A; Silva, Ivan S.; Bampi, Sergio; Agostini, Luciano V. 2006. "Projeto de Arquiteturas Síncronas e de Alto Desempenho para os Blocos das Transformadas Diretas e Inversas da Compressão H.264/AVC", Trabalho apresentado em XII Workshop IBERCHIP, In XII Workshop IBERCHIP, San José.
36. Vortmann, João A; Silva, Thaísa L.; Agostini, Luciano V; Güntzel, José L. A. 2006. "Quantificação do Tempo Médio de Execução do CAVLC do Padrão H.264/AVC", Trabalho apresentado em XIV Congresso de Iniciação Científica da UFPel, In XIV Congresso de Iniciação Científica da UFPel, Pelotas.
37. Porto, Roger E. C; Porto, Marcelo S; Silva, Thaísa L.; Rosa, Leandro Z. P.; Güntzel, José L. A; Agostini, Luciano V. 2005. "An Integer 2-D DCT Architecture for the H.264/AVC Video Coding Standard", Trabalho apresentado em XX SIM - South Symposium on Microelectronics, In XX SIM - South Symposium on Microelectronics, Santa Cruz da Sul.
38. Silva, Thaísa L.; Porto, Marcelo S; Agostini, Luciano V. 2005. "Comparação entre as Interfaces OCP, PVCI e BVCI para o Reuso de Blocos de Hardware Implementadas em VHDL e Mapeadas para FPGAs", Trabalho apresentado em XIV Congresso de Iniciação Científica da UFPel, In XIV Congresso de Iniciação Científica da UFPel, Pelotas.
39. Silva, Thaísa L.; Porto, Roger E. C; Güntzel, José L. A; Agostini, Luciano V. 2005. "Desenvolvimento e Validação das Interfaces BVCI para o Reuso de Blocos de Hardware", Trabalho apresentado em XI Workshop IBERCHIP, In XI Workshop IBERCHIP, Salvador.
40. Silva, Thaísa L.; Porto, Roger E. C; Agostini, Luciano V; Güntzel, José L. A. 2005. "Desenvolvimento e Validação das Interfaces BVCI para o Reuso de Blocos de Hardware", Trabalho apresentado em XI Workshop IBERCHIP, In XI Workshop IBERCHIP, Salvador.
41. Silva, Thaísa L.; Porto, Roger E. C; Porto, Marcelo S; Agostini, Luciano V; Güntzel, José L. A. 2005. "Design and Comparison between PVCI, BVCI and OCP Hardware Reuse Interfaces Mapped to FPGA", Trabalho apresentado em V Student Forum on Microelectronics, In V Student Forum on Microelectronics, Florianópolis.
42. Porto, Marcelo S; Silva, Thaísa L.; Porto, Roger E. C; Agostini, Luciano V. 2005. "Design Space Exploration on the H.264 4x4 Hadamard Transform", Trabalho apresentado em XXIII NORCHIP CONFERENCE, In XXIII NORCHIP CONFERENCE, Oulu.
43. Silva, Thaísa L.; Porto, Roger E. C; Güntzel, José L. A; Agostini, Luciano V. 2005. "Design, Synthesis and Evaluation of BVCI Hardware Reuse Interfaces", Trabalho apresentado em XX SIM - South Symposium on Microelectronics, In XX SIM - South Symposium on Microelectronics, Santa Cruz do Sul.
44. Rosa, Leandro Z. P.; Porto, Roger E. C; Porto, Marcelo S; Silva, Thaísa L.; Silva, André M. C.. 2005. "Exploração do Espaço de Projeto de Hardware para as Transformadas Discretas do Padrão de Compressão de Vídeo H.264", Trabalho apresentado em XIV Congresso de Iniciação Científica da UFPel, In XIV Congresso de Iniciação Científica da UFPel, Pelotas.
45. Silva, Thaísa L.; Mateus, Gustavo P; Berardi, Rita C. G; Sawabe, Érico K; Blasco, Ezequiel C; Güntzel, José L. A; Agostini, Luciano V. 2005. "Exploração do Espaço de Projeto em Arquiteturas para Cálculo da Raiz Quadrada Inteira", Trabalho apresentado em XI Workshp IBERCHIP, In XI Workshp IBERCHIP, Salvador.
46. Silva, Thaísa L.; Mateus, Gustavo P; Berardi, Rita C. G; Sawabe, Érico K; Blasco, Ezequiel C; Güntzel, José L. A; Agostini, Luciano V. 2005. "Exploração do Espaço de Projeto em Arquiteturas para Cálculo da Raiz Quadrada Inteira", Trabalho apresentado em XI Workshop IBERCHIP, In XI Workshop IBERCHIP, Salvador.
47. Silva, Thaísa L.; Agostini, Luciano V. 2005. "Investigação e Desenvolvimento em Hardware de um Codificador CABAC para a Compressão de Vídeo segundo o Padrão H.264", Trabalho apresentado em XIV Congresso de Iniciação Científica da UFPel, In XIV Congresso de Iniciação Científica da UFPel, Pelotas.
48. Vortmann, João A; Silva, Thaísa L.; Porto, Roger E. C. 2005. "Validação do Hardware dos Blocos das Transformadas de um Compressor de Vídeo H.264 através de Modificações no Código de Referência", Trabalho apresentado em XIV Congresso de Iniciação Científica da UFPel, In XIV Congresso de Iniciação Científica da UFPel, Pelotas.
49. Silva, Thaísa L.; Agostini, Luciano V. 2004. "Desenvolvimento das Interfaces BVCI para Reuso de Blocos de Hardware em Projetos de Sistemas em Chip", Trabalho apresentado em XIII Congersso de Iniciação Científica da UFPel, In XIII Congersso de Iniciação Científica da UFPel, Pelotas.
50. Silva, Thaísa L.; Agostini, Luciano V. 2004. "Experimentos com a interface BVCI e com projetos de sistemas em chip baseados no reuso de hardware", Trabalho apresentado em X Workshop IBERCHIP, In X Workshop IBERCHIP, Cartagena de Índias.
51. Silva, Thaísa L.; Agostini, Luciano V. 2004. "Experimentos com a interface BVCI e com projetos de sistemas em chip baseados no reuso de hardware", Trabalho apresentado em X Workshop IBERCHIP, In X Workshop IBERCHIP, Cartagena de Índias.
52. Silva, Thaísa L.; Porto, Roger E. C; Tavares, Rodrigo; Agostini, Luciano V. 2004. "Experimentos com a Interface de Reuso PVCI em uma DCT 2-D Direcionada para a Compressão JPEG", Trabalho apresentado em X Workshop IBERCHIP, In X Workshop IBERCHIP, Cartagena de Índias.
53. Silva, Thaísa L.; Porto, Roger E. C; Tavares, Rodrigo; Agostini, Luciano V. 2004. "Experimentos com a Interface de Reuso PVCI em uma DCT 2-D Direcionada para a Compressão JPEG", Trabalho apresentado em X Workshop IBERCHIP, In X Workshop IBERCHIP, Cartagena de Índias.
54. Silva, Thaísa L.; Agostini, Luciano V. 2004. "Experiments with BVCI Interface and with Design of Systems-on-Chip based on Hardware Reuse", Trabalho apresentado em SIM 2004 - XIX South Symposium on Microelectronics, In SIM 2004 - XIX South Symposium on Microelectronics, São Miguel das Missões.
55. Silva, Thaísa L.; Agostini, Luciano V. 2003. "Experimentos com a Interface BVCI e com Projetos de Sistemas em Chip Baseados no Reuso de Hardware", Trabalho apresentado em XII Congresso de Iniciação Científica da UFPel, In XII Congresso de Iniciação Científica da UFPel, Pelotas.



Organização de evento
Event organization
1. Silva, Thaísa L.. 18th South Symposium on Microelectronics,2003 (Simpósio / Organização).





Dados Complementares (Additional data)


Participação em eventos
Event participation
Participação como Relator
Participation as Commentator
1. HEVC intra coding acceleration based on tree inter-level mode correlation, 2013 (Congresso).
Nome do evento: 18th IEEE Signal Processing: Algorithms, Architectures, Arrangements, and Applications Conference (SPA 2013); Cidade do evento: Poznan.
2. HEVC Intra Mode Decision Based on Prediction Unit Texture and Quad-tree Interlevel Correlation, 2013 (Congresso).
Nome do evento: 9th Conference on Telecommunications (ConfTele 2013); Cidade do evento: Castelo Branco.
3. Fast HEVC Intra Prediction Mode Decision Based on Edge Direction Information, 2012 (Congresso).
Nome do evento: 20th European Signal Processing Conference (EUSIPCO 2012); Cidade do evento: Bucareste.
4. Interlayer Intra Prediction Architecture for Scalable Extension of H.264/AVC Standard, 2010 (Congresso).
Nome do evento: REC'2010 - VI Jornadas sobre Sistemas Reconfiguráveis; Cidade do evento: Aveiro / Universidade de Aveiro.
5. Scalable Motion Vector Predictor for H.264/SVC Video Coding Standard Targeting HDTV, 2009 (Simpósio).
Nome do evento: SIM 2009 - XXIV South Symposium on Microelectronics; Cidade do evento: Pelotas / Universidade Federal de Pelotas.
6. High Performance and Low Cost CAVLD Architecture for H.264/AVC Decoder, 2009 (Simpósio).
Nome do evento: SIM 2009 - XXIV South Symposium on Microelectronics; Cidade do evento: Pelotas / Universidade Federal de Pelotas.
7. Design, Synthesis and Validation of an Upsampling Architecture for the H.264 Scalable Extension, 2009 (Simpósio).
Nome do evento: SIM 2009 - XXIV South Symposium on Microelectronics; Cidade do evento: Pelotas / Universidade Federal de Pelotas.
8. Design of an Interlayer Deblocking Filter Architecture for H.264/SVC Based on a Novel Sample-Level Filtering Order, 2009 (Congresso).
Nome do evento: SiPS 2009 - IEEE Workshop on Signal Processing Systems; Cidade do evento: Tampere.
9. Standard Cell Design Flow for H.264 Luma Motion Compensation Architecture, 2008 (Simpósio).
Nome do evento: SIM 2008 - XXIII South Symposium on Microelectronics; Cidade do evento: Bento Gonçalves.
10. CAVLC Coder Design For H.264/AVC Baseline Entropy Coding, 2007 (Simpósio).
Nome do evento: SIM 2007 - XXII South Symposium on Microelectronics; Cidade do evento: Porto Alegre / Universidade Federal do Rio Grande do Sul.
11. Dedicated Hardware Architectures for H.264/AVC Exp-Golomb Coding and Decoding, 2006 (Simpósio).
Nome do evento: SIM 2006 - XXI South Symposium on Microelectronics; Cidade do evento: Porto Alegre / Universidade Federal do Rio Grande do Sul.
12. Investigação e Desenvolvimento em Hardware de um Codificador CABAC para a Compressão de Vídeo segundo o Padrão H.264, 2005 (Congresso).
Nome do evento: XIV CIC - Congresso de Iniciação Científica da UFPel; Cidade do evento: Pelotas / Universidade Federal de Pelotas.
13. Design, Synthesis and Evaluation of BVCI Hardware Reuse Interfaces, 2005 (Simpósio).
Nome do evento: SIM 2005 - XX South Symposium on Microelectronics; Cidade do evento: Santa Cruz do Sul / Universidade de Santa Cruz do Sul.
14. Desenvolvimento e Validação das Interfaces BVCI para o Reuso de Blocos de Hardware, 2005 (Congresso).
Nome do evento: XI Workshop IBERCHIP; Cidade do evento: Salvador.
15. Experiments with BVCI Interface and with Design of Systems-on-Chip based on Hardware Reuse, 2004 (Simpósio).
Nome do evento: XIX South Symposium on Microelectronics; Cidade do evento: São Miguel das Missões - RS.
16. Desenvolvimento da Interface BVCI Iniciadora para o Reuso de Blocos de Hardware em Projetos de Sistemas em Chip, 2004 (Congresso).
Nome do evento: XIII CIC - Congresso de Iniciação Científica da UFPel; Cidade do evento: Pelotas / Universidade Federal de Pelotas.
17. Experimentos com a Interface BVCI e com Projetos de Sistemas em Chip Baseados no Reuso de Hardware, 2003 (Congresso).
Nome do evento: XII CIC - Congresso de Iniciação Científica da UFPel; Cidade do evento: Pelotas / Universidade Federal de Pelotas.








Indicadores de produção (Production indicators)

Total
Produção científica
Scientific production
61

Artigos científicos em revistas
Papers in periodics
6
Sem arbitragem científica
Without scientific refereeing
6
Trabalhos em eventos
Papers in conference proceedings
55
Sem arbitragem científica
Without scientific refereeing
55

Total
Produção técnica
Technical production
1

Outros tipos de produção técnica
Other technical production
1

Total
Dados complementares
(Additional data)
17

Participação em Eventos
Event participation
17


Visualizações do curriculum [ 978 ]
 
Página gerada pela Plataforma de Curricula DeGóis promovida pela FCT e pelo Gávea/DSI/UM em 29-10-2019 às 16:31:41
Plataforma de Curricula DeGóis: http://www.degois.pt | Icons by Axialis Team
Co-Autores Relacionados no DeGóis (2)
 Co-authors listed in Degóis